首页
新闻资讯
快速入门
专栏
论坛讨论
培训视频
Nuclei Studio
大学计划
搜索
认证开发者
创建组织
发布软件包
登录
懂得分享的人,往往能收获更多
致力于RISC-V技术的推广,提供交流学习的开放平台
一键登陆
RISC-V IP
淘宝店铺
公众号
硅农亚历山大
一键登陆
首页
新闻资讯
快速入门
专栏
论坛讨论
培训视频
Nuclei Studio
大学计划
首页
论坛讨论
范围
范围
范围相关的小组
范围相关的帖子
【分享】 利用蜂鸟E203搭建SoC【1】——AXI总线的配置与板级验证
subsys
设备
地址
指明
基地址
范围
队伍编号: CICC1842 ,队伍名称:数据流不队。由于Vivado中Block Design的友好的ui界面以及丰富的IP资源,在FPGA上实现SoC大多会采用Block Design进行设计与实...
来自:
全国大学生集成电路创新创业大赛
版块(
Z
发表于:1738 天前)
10949
11
17
热门标签
技术
科技
RISC-V
risc
安全
合作
程序
行业
RV-STAR
RVSTAR
GD32VF103
NucleiStudio
openocd
调试
分析
HbirdV2-SoC
芯片
生态
调试器
nuclei-sdk
SEGGER-EmbeddedStudio
gcc
支持
处理器
集成电路
IP
to
of
the
课程
更多...
RISC-V处理器设计系列课程